工业:双数字移位寄存器[模块化]

需要一点音乐技术,模块化和GAS…

这是有关单元的视频

从嘴里 Omiindustriies

双数字移位寄存器是基于cmos移位寄存器的混沌Cv和门产生器。 它使用两个4位移位寄存器和一个数模转换器来创建伪随机电压。 移位寄存器具有两个输入,分别是时钟输入和数据输入,它们期望二进制信号(即门或方波)的开或关。

数据和时钟输入具有比较器,因此您不必使用栅极信号,而只需使用1.1伏以上的信号即可。 当时钟变高时,移位寄存器查看数据输入,如果时钟也变高,则将高信号放入移位寄存器的第一级,如果时钟低,则第一级为低。

在下一个时钟脉冲上,第一级中的所有内容都移至第二级,第二级中的任何内容移至第三级,依此类推,移位寄存器查看数据输入并将该数据移入第一级。

当一位达到第4位时,它会反馈到数据输入中,并与输入的数据信号进行异或。 这意味着,当任一输入为高电平时,数据为高电平,但同时它们均为高电平时,数据为低电平。

该4位还被馈送到数模转换器,该转换器接收4位二进制信号并将其转换为电压。数模转换器(DAC)使用这些位的逆来创建cv输出,因此所有位都位于0输出最高电压,约为+5伏,所有位为1表示最低电压,约为-5伏。 在4位移位寄存器中,可能的状态数为16(2⁴)。 还有一点有趣的信息是4位信号称为半字节。

您有LED指示每个阶段的状态(高还是低)。 您还具有每个阶段的门输出,范围从-5伏到+5伏

输出由时钟和数据输入之间的关系确定。 使用紧密相关的信号,您将获得循环的模式,例如时钟分频器的输出。 使用互不相关的信号会产生更多的混乱模式。

创建更多混乱序列的一种方法是将反馈路由到补丁中。 将ddsr的cv输出修补到时钟或数据振荡器的信号的cv in中,以形成反馈环路。 建议使用衰减器来增加反馈量。通常建议在ddsr中使用衰减器或衰减器。